数字音频技术(第6版) 85


分类:相关阅读 / 「数字音频技术(第6版)」

数字音频技术(第6版) 85
前一篇:数字音频技术(第6版) 84 下一篇:数字音频技术(第6版) 86
文本阅读:
  58数字音频技术(第6版
  来自于时
  的采样指令
  模拟
  模拟
  输入
  输出
  图36:概念上的采样-保持电路包含一个开关和一个存储元件,开关闭合时将对信号进行采样时基抖动(ter)是指绝对定时上的任何变化。在此种情况下,采样信号上的变化如图3所示。时基抖动给被采样信号增添了噪声和失真,在用来切换SH电路的时钟中必须限制这种时基抖动。在高幅度、高频率的输入信号下时基抖动会特别显著。进行准确地AD转换所需的定时精确度是相当可观的
  ,根据转换器的设计,SH电路的时基抖动必须低于200ps
  (picosecond,皮秒)才能对一个满幅度的20kHz正弦波达到16bt的精度,而要达到18bt的精度则需要小于100ps。只有这样,所得的噪声成分才会落在本底量化噪声以下。显然,S/H定时必须由-个使用了高精确度石英晶体振荡器的时钟来控制。在第4章将对时基抖动进行讨论。
  正确的采样时刻
  时基抖动后的采样时刻
  图3.7:时基抖动是采样时间上的一个变动,它会给输出的模拟信号添加噪声和失真捕获时间是指从发出采样指令到获取样本之间的时间。这个时间上的滞后导致采样得到的数值不同于在正确的采样时刻所呈现的数值。这个延时所产生的影响是模拟信号幅度的函数。因此,尽可能缩短捕获时间是很重要的。S/H电路的另一个主要功能是在转换进期间保持被捕获的模拟电压不变。这个电压必须维持恒定,因为任何大量化增量的波
  都会在AD输出中导致一个错误。由于存在电流泄漏,因此被保持的电压倾向于逐渐跌落这个跌落就是被保持电压的降低,因为存储电容在各个采样时刻之间会放电。仔细设计电路并精心挑选各个元件可以让电压的跌落在20us的时间里不超过半个量化增量。例如,
  6bit、电压范围为±10V的AD转换器必须在转换期间保持电压的变化不超过1mV。图3为捕获时间误差与电压跌落的示意图