数字音频技术(第6版) 153


分类:相关阅读 / 「数字音频技术(第6版)」

数字音频技术(第6版) 153
前一篇:数字音频技术(第6版) 152 下一篇:数字音频技术(第6版) 154
文本阅读:
  126数字音频技术(第6版
  特别是时钟恢复。很高的时基抖动水平将危及接收机生成出转换所需的稳定的时钟参考信号的能力。时钟时基抖动水平可能需要低至20ps,这取决于具体的D/A转换器设计。
  例如,当以数字方式从CD播放器把数据发送给闪存卡录音机、工作站或硬盘录音机时有接口时基抖动是与数据恢复有关的。在信号链路中可能有多处需要对时基抖动进行削弱以保证没有数据错误发生。不过,当数据在D∧A转换器中被转换成模拟信号时,对时基抖动的削弱是至关重要的。时钟的时基抖动对时钟恢复过程是有害的,因为它将危及接收机生成出转换所需的稳定时钟参考信号的能力
  如前所述,接收PL电路把接收到的时钟从接收到的数据中分离出来,并使用接收到的时沖恢复数据,然后对时钟进行再生(削弱时基抖动),并将其用作内部时间基准来对数据进行重时(见图427)。在一些设计中,接收机可以从输入数据中读取同步信号,把数据放在一个缓区中,然后重新生成时钟,并以恰当的频率和相位把数据输出到目的地。缓冲区必须足够大防止下溢或上溢。若出现下溢,则一些采样点必须在输出中被重复,而若出现上溢,则一些采样点必须被丢弃(理想情况下,在这两种情形中都是在静音段完成这些操作)。与嵌入的传输时钟进行同步的方法有时被称为"同步锁相(Genlock)"。它在大多数点对点传输链路中都工作得很好。当数据的采样频率与本地系统的采样频率不同时,需要使用采样速率转换器对输入的时基进行转换,这将在第13章介绍。采样速率转换器也可用作接收机以削弱时基抖动。
  在再生设备中使用的一些接收机采用了一种两级时钟恢复过程,如图4,29第一步
  是时钟提取。所接收到的嵌入式时钟被同步,因此数据可以在有时基抖动存在的情况下被无错误地解码。第一个PL使用数据中的各个跳变作为其参考,这个PLL被设计成能很好地跟踪时基抖动,但不能削弱它。在这一级,采样时钟可以有时基抖动。恢复出来的数据被放在O缓冲区中。如果在这一级的时基抖动显著小于一个比特周期的话需要使用
  缓冲区。第二级是对时基抖动进行削弱。用一个具有低时基抖动时钟特性的PLL锁住采样时钟,并用一个准确的参考时钟对其进行重新定时。用这个新的准确的时FO中读出数据
  换句话说,第二个PLL并不需要跟踪输入的时基抖动,但要用它来削弱输入的时基抖动。总体上,接收机在进行再生之前必须让数字接口与转换电路解除耦合。换一个角度说,转换器中由于时基抖动而导致的声音劣化可能并不是转换器的错--可能是接收机的错传输时基抖动的大小通常取决于传输线缆的特性。有一种由线缆引|起的时基抖动名为图相关时基抖动(Pattern-Dependent Jitter),它是一种调制,这种调制取决于各个数据值本身。例全0的图样可能比全1的图样在跳变中产生更多的延时。调制的量是线缆高频损耗(带宽)的函数。例如,如果线缆具有高于4MHz的3dB带宽的话,则时基抖动就能小于但如果
  带宽只有一半的话,则时基抖动将增大为9ns。因此,很多传输协议都使用某种固定的同步图样或前同步码,因为图样是静态的,所以移除了图样相关时基抖动。不过,图样相关时基抖动还