声频信号的仪表计量(第2版) 44


分类:相关阅读 / 「声频信号的仪表计量(第2版)」

声频信号的仪表计量(第2版) 44
前一篇:声频信号的仪表计量(第2版) 43 下一篇:声频信号的仪表计量(第2版) 45
文本阅读:
  信号的数字化表示方法3
  导致与原始信号间存在非常大的失真。如果采用增加比特数的方法来解决这一问题,就会使这种失真逐渐变得平滑,人们听上去感觉像是宽带噪声。从经验的方法来看,估计的信噪比改善大约是每比特6dB。
  35A-D
  AD转换器中的基本元件就是一或二个比较器,它们利用内置的电压基准来计算各个样本的瞬时值。在比较之后,如果信号的瞬时值比基准值小,则比较器的输出为数值0(或"低");如果信号的瞬时值等于或大于基准值,则比较器的输出为数值1(或"高")。
  对于串行(时序)量化而言,比较器首先确定的是最高标志比特位,然后再确定余下的各比特位,最后才确定最低标志比特位。而对于并行转换而言,要求比较器确定每一电平级,如果是nbit,则对应的电平级就是2。例如,如果对于整个信号可以使用的比特数为8,则它对应的分辨率为256个电平级,分别用0~255范围内的数字值来表示。写成二进制格式的话,其对应的数字值就是00000000-1111111。一般采用的编码方式是用第一个数字表示信号的极性。如果第一个数字为0,则表示采样为正电压值;如果第一个数字为1,则表示采样为负电压值。
  许多转换器是根据△-∑原理设计的。它采用了采样频率很高的过采样技术,因此对于每个采样值只需确认其当前值是大于还是小于之前的样本值。这样做的优点是误差只由对应于最小量化间隔的幅度引发,但并行转换器中的误差可能就比较大。在转换之后,一长串的串行信息序列可以在标准化的采样频率下组织成标准的并行比特格式,这样就可以用于CD、DAT等。对于SACD,所记录的是由Δ-Σ转换器生成的比特流【Direct Stream Digital(直接流数字)或DSD】。有些类型的转换器是将并行和串行转换结合在一起(Flash converter,闪式转换器),其中一般是一次确定4bt或5bt。这类转换器具有高速和高精度的特点。
  36D-A
  数字到模拟转换的目的是要得到与数字形式的数码信息所包含的数值成比例的信号。从原理上讲,这一目标可以通过将表示电压源的每一比特转换成电压的方法来实现。比如将最高标志比特转换成最大的电压,最高标志比特之下一个比19